网站首页 站内搜索

搜索结果

查询Tags标签: RST,共有 30条记录
  • 2021-12-04:滑动平均滤波器的verilog实现

    https://blog.csdn.net/qq_36248682/article/details/105666864 最方便实现的求均值方法便是滑动平均滤波器,之所以称之为滤波器是因为该算法本身有一种保留低频分量、滤除高频分量的特性。 如3点滑动平均滤波器的输出y(n)=[x(n-2)+x(n-1)+x(n)]/3。滑动平均滤波器的频率…

    2021/12/4 23:20:15 人评论 次浏览
  • FPGA密码锁

    功能 1.输入密码:十个拨码开关输入0-9密码(改进可以用矩阵键盘),4位密码,每输入一位,密码滚动进入显示。 2.开锁:按下开锁键开始成功灯亮。 3.关锁:按下关锁键,关锁灯灭。 4.修改密码:开锁状态下才可以修改密码,长按开锁键,灯闪一次后密码修改成功。 展示:B站…

    2021/11/1 6:12:13 人评论 次浏览
  • FPGA密码锁

    功能 1.输入密码:十个拨码开关输入0-9密码(改进可以用矩阵键盘),4位密码,每输入一位,密码滚动进入显示。 2.开锁:按下开锁键开始成功灯亮。 3.关锁:按下关锁键,关锁灯灭。 4.修改密码:开锁状态下才可以修改密码,长按开锁键,灯闪一次后密码修改成功。 展示:B站…

    2021/11/1 6:12:13 人评论 次浏览
  • Modelsim的使用方法编__写一个四分频的程序

    Modelsim的使用方法 编写一个四分频的程序 1:首先在桌面创建一个文件夹子,并命名a(文件路径不能有中文,空格使用下划线_,名字叫什么自己决定)。2:打开软件,修改工作路径,点击file >> change directory... >> 选择刚才建立的文件a。 3:点击file >&g…

    2021/10/22 12:09:35 人评论 次浏览
  • Modelsim的使用方法编__写一个四分频的程序

    Modelsim的使用方法 编写一个四分频的程序 1:首先在桌面创建一个文件夹子,并命名a(文件路径不能有中文,空格使用下划线_,名字叫什么自己决定)。2:打开软件,修改工作路径,点击file >> change directory... >> 选择刚才建立的文件a。 3:点击file >&g…

    2021/10/22 12:09:35 人评论 次浏览
  • 关于Python中的RST文件

    关于Python中的RST文件 最近在看FATE源码时候,看到他们的说明文档有RST文件,比较好奇了解一下RST : reStructuredText (RST、ReST或reST)一种用于文本数据的文件格式,基于 Python 的 docutils 模块提供解析功能的标记语言。同样是标记语言,更为熟知的是Markdown,但相…

    2021/10/11 12:14:14 人评论 次浏览
  • 关于Python中的RST文件

    关于Python中的RST文件 最近在看FATE源码时候,看到他们的说明文档有RST文件,比较好奇了解一下RST : reStructuredText (RST、ReST或reST)一种用于文本数据的文件格式,基于 Python 的 docutils 模块提供解析功能的标记语言。同样是标记语言,更为熟知的是Markdown,但相…

    2021/10/11 12:14:14 人评论 次浏览
  • 数字asic流程实验(三) Verilog编写&前仿真

    数字asic流程实验(三) Verilog编写&前仿真 1.Verilog编写 本次实验要实现的是一个三级抽取CIC滤波器,抽取系数为64。回顾上一章节中的CIC滤波器结构,可以发现其硬件实现是非常简单的,积分器的部分通过加法器与D触发器即可实现,降采样通过分频器实现,梳状器的部…

    2021/7/26 6:07:58 人评论 次浏览
  • 数字asic流程实验(三) Verilog编写&前仿真

    数字asic流程实验(三) Verilog编写&前仿真 1.Verilog编写 本次实验要实现的是一个三级抽取CIC滤波器,抽取系数为64。回顾上一章节中的CIC滤波器结构,可以发现其硬件实现是非常简单的,积分器的部分通过加法器与D触发器即可实现,降采样通过分频器实现,梳状器的部…

    2021/7/26 6:07:58 人评论 次浏览
  • HEU大二数电时序逻辑电路设计实验

    Contents1 实验目的 2 实验仪器 3 子任务 3.1 消抖电路 实验原理实验步骤具体实现问题解决 3.2 简易篮球比赛计分器 实验原理实验步骤具体实现问题解决 4 结论心得1 实验目的 掌握时序逻辑电路的一般设计方法。掌握消抖电路的设计方法。通过 VerilogVerilogVerilog 语言实…

    2021/7/2 23:52:50 人评论 次浏览
  • HADOOP生态圈Linux一键启动脚本(包含Hadoop,Hive,zeppelin,zookeeper,hbase!)

    文章目录 一.前言二.运行结果演示三.设置配置文件四.一键启动脚本一.前言 平日工作中,启动Hadoop生态圈的一堆程序是个大工程,此时linux脚本一键启动就显得格外重要。 废话不多说,直接手把手一步步实现。 二.运行结果演示 为了证明一下脚本确实可用,先演示运行结果 1.…

    2021/6/30 7:22:04 人评论 次浏览
  • FPGA--简易DDS信号发生器 (内涵DDS与CORDIC IP核详解)附源码

    学习内容 简易DDS信号发生器的设计与验证,产生所需的正弦波、方波锯齿波,并进行verilog验证。 实现功能 可以通过按键控制来输出不同的波形。 开发环境 xilinx spartan6开发板、ISE14.7、modelsim10.5、verilog DDS相关知识 DDS 是直接数字式频率合成器(Direct Digital…

    2021/6/22 17:31:04 人评论 次浏览
  • 一键关服务脚本

    一键关服务脚本 stop.sh文件 #!/bin/bashCNF_FILE="stop.cnf"CNF_LINES=(`cat $CNF_FILE`) count=0 for item in ${CNF_LINES[@]} do((count++))item=(${item//->/ })echo "$count、${item[0]}" doneread -p 请选择: choice#验证用户输入必须为小…

    2021/6/12 10:51:44 人评论 次浏览
  • 在Linux中使用shell脚本自动化安装jdk1.8和mysql5.7

    一、安装jdk 1.1、装备工作 在opt/目录下准备两个文件夹 download (用于放jdk压缩包)和software (安装位置) 需要把jdk安装包放在download文件夹下 (如果不一样,需要改脚本中的地址)#!/bin/bash #环境变量文件的地址 ENV_DIR=/etc/profile.d/myenv.sh #绿色安装根目…

    2021/6/6 19:26:57 人评论 次浏览
  • 0.A1-Air302(NB-IOT)-硬件使用说明,下载和运行第一个lua程序(Mini板)

    <p><iframe name="ifd" src="https://mnifdv.cn/resource/cnblogs/Learn-NB-IOT-Air302-ForLua" frameborder="0" scrolling="auto" width="100%" height="1500"></iframe></p> <…

    2021/5/16 14:55:15 人评论 次浏览
共30记录«上一页12下一页»
扫一扫关注最新编程教程